FTK - Update SLP Tests in VME test stand: Saverio – Pierluigi (Daniel) New test stand: Enrico (Saverio – Pierluigi) VME Tests versus new test stand tests (Enrico-Saverio-Pierluigi) Towards the integration (Daniel- Marco) Cooling tests (Marco-Daniel) The new AMBSLP (Saverio-CERN) new test stands at Tessaloniki and Melbourne La Processing Unit TF Hit Track Saverio – Pierluigi Tests della AMBSLP: • VME ~√ serial links alla/dalla LAMB ~√ • Comunicazione con la AUX Board ? • Da Milano 4 mini@sic Per la MiniLamb Mini@sic should be validated to Submit AMchip05 DESIGN AND TEST OF the mini@sic with SERDES Il primo prototipo da verificare: la MiniLAMB Pierluigi-Saverio Versione ridotta del chip (MiniAM-Chip) e della LAMB (MiniLAMB) con tutte le nuove soluzioni progettuali • Permette di verificare: (a) la compatibilità degli I/O degli AMChip con i chip di fanout; (b) la compatibilità con i convertitori DC-DC • Da verificare per proseguire con la produzione del chip di memoria associativa e della LAMB definitivi • 4 Enrico (con supervisione Saverio-Pierlugi) La scheda completa Sezione di fanout Connettori FMCHPC Sezione di potenza 6 DC-DC 48 V – 2.5 DC-DC 48 V – 1.2 V DC-DC 12 V – 1 V Enrico/Stabile/Crescioli Il sistema di test completo Mezzanina MiniLAMB 7 Scheda di valutazione Misure fatte a Frascati Diagramma ad occhio Enrico/Saverio/Pierluigi Vasca da bagno Jitter Evoluzione del sistema di test Firmware sviluppato parte in hardware e parte in software 2. Software: 1. Hardware: - Codice C per - Soft core MicroBlaze MicroBlaze - Due periferiche custom • Procedura nuovo firmware: Enrico/Matteo 1. Prog. FPGA Virtex-6 (da automatizzare) 2. Prog. FPGA sulla LAMB 3. Avvio del test (MicroBlaze) • Sistema veloce per test della produzione • Minima interazione con l’operatore • Test esaustivo e accurato • 9 Test Plan: next steps Test each board with its neighbour (red arrows) The final Goal: the Global Integration (blue arrow) F L I C ROS Final Fit-HW 4 HWs 4 TFs 4 DOs D F FTK_IM AMBoard Global Integration test - difficult run control based, done @Point 1 ? Let’s arrive there with boards tested two-by-two with the final complexity. Lets’ arrive there having good sw tools and a strong group of trained people Simple firmware to receive roads to be readout from VME MARCO & DANIEL Simple firmware to receive hits and make them readable from VME Simple firmware to send roads of the same simulated events loaded on a memory from a file on disk. Roads are sent when INIT_ev is provided, like w real LAMBs Simple firmware to send hits of simulated events loaded on a memory from a file on disk INTEGRATION of AMBoard and AUX card: “fake cards” We are producing in Pisa a firmware for a Simplified AMB and AUX to use them as “Pattern Generator that provides inputs” and “Logical Analyzer that allows to check the outputs”. To be used also to test the production. Even if simplified, the AMB timing and Latency will be the correct one as if the LAMBs were there Freezing in Chicago Daniel TEST Comunicazione AMBFTKAUX AUX AMBFTK E AMBFTK Proto Proto AMBFTK Cooling setup in USA15- MARCO @CAEN in USA15 last October, installed in one temporary TRT rack, Y.2314.A1 Two VME crates, the lower one filled in with old AMBFTK boards , and the power one with the 15 load boards Turbine Heat exchanger PS of the power crate Heat exchanger Power crate Heat exchanger PS of the lower crate Heat exchanger Lower crate Air deflector 13 Conclusions Tanti ingegneri, lavorano tanto Tanti miglioramenti ma ancora lontani dalla sicurezza che tutto funzionera’ Disegno della LAMB definitiva aspetta la sottomissione del chip 05 che ritarda. Tanta fatica…. Tanti imprevisti …. Pochi soldi…. BACKUP